Распределение шин интерфейса

На системном этапе проектируемая микроЭВМ представляется в виде «черного ящика», для которого в соответствии с требованиями заказчика обычно на содержательном уровне формируется спецификация решаемых задач и требований к внешнему интерфейсу.

На рисунке 1 изображено функциональное распределение шин интерфейса внешней системы (ВС), для которой проектируемая микроЭВМ является периферийным сопроцессором.

Периферийный сопроцессор — специализированный процессор, расширяющий возможности центрального процессора компьютерной системы, но оформленный как отдельный функциональный модуль.

Структура внешнего интерфейса

Рисунок 1. Структура внешнего интерфейса

На рисунке использованы следующие обозначения сигналов:

ГОТ – сигнал «Готовность», выдаётся микроЭВМ с целью начала цикла обмена с внешней системой;

ПД – сигнал «Подтверждение», выставляется внешней системой при передаче данных в микроЭВМ;

ШД – это 16-ти разрядная двунаправленная шина данных передающая, также код операции по трём младшим битам;

ОШ – сигнал «Ошибка», выдаётся со стороны микроЭВМ при неправильном выполнении текущей операции;

ПРП – сигнал «Переполнение», выставляется со стороны микроЭВМ при переполнении разрядной сетки в ходе выполнения текущей операции;

ВКЛ – сигнла «Включение», выдаётся микроЭВМ с целью оповещения о включении питания;

Структурная схема алгоритма

Структурная схема алгоритма

Рисунок 2. Структурная схема алгоритма

Структурная схема алгоритма (продолжение)

Рисунок 3. Структурная схема алгоритма (продолжение)

Структурная схема алгоритма (продолжение)

Рисунок 4. Структурная схема алгоритма (продолжение)

Структурная схема алгоритма (продолжение)

Рисунок 5. Структурная схема алгоритма (продолжение)

Структурная схема алгоритма (окончание)

Рисунок 6. Структурная схема алгоритма (окончание)

 
Оригинал текста доступен для загрузки на странице содержания
< Пред   СОДЕРЖАНИЕ   Скачать   След >